国产一级a毛一级a看免费视频,久久久久久国产一级AV片,免费一级做a爰片久久毛片潮,国产精品女人精品久久久天天,99久久久无码国产精品免费了

| 注冊| 產品展廳| 收藏該商鋪

行業產品

當前位置:
江蘇新高科分析儀器有限公司>>技術文章>>動態時鐘配置下的SoC低功耗管理

動態時鐘配置下的SoC低功耗管理

閱讀:724        發布時間:2017-1-8

摘要:隨著芯片集成度的提高,對一些功能復雜的系統芯片功耗的管理,已經引起大家越來越多的重視,如何控制好SoC的功耗將成為芯片能否成功的重要因素。本文提出一種通過動態管理時鐘的策略,達到降低整個SoC芯片功耗的目的;同時,分析動態管理時鐘方案中可能會出現的一些問題,并給出解決方案。 

關鍵詞:系統芯片 毛刺 AMBA 總線 時滯 

引 言 

隨著集成電路技術的飛速發展和對消費類電子產品--特別是便攜式(移動)面向客戶的電子產品的需求,推動了SoC(System on Chip)的飛速發展,也給人們提出了許多新的課題[1]。對于電池驅動的SoC芯片,已不能再只考慮它優化空間的兩個方面--速度(performance)和面積(cost),而必須要注意它已經表現出來的且變得越來越重要的第三個方面--功耗[1],這樣才能延長電池的壽命和電子產品的運行時間。 

SoC中CMOS電路功耗有:一是靜態功耗,主要是由靜電流、漏電流等因素造成的;二是動態功耗,主要是由電路中信號變換時造成的瞬態開路電流(crowbar current)和負載電流(load current)等因素造成的[2],它是SoC芯片中功耗的主要來源[3]。因此,解決好SoC中的動態功耗是降低整個SoC芯片功耗的關鍵。本文后面所提到的功耗就是指SoC芯片中的動態功耗。 

如何降低SoC中的功耗,從不同的層面分析會得出不同的解決方案。從芯片的系統級(architecture)角度考慮,有低功耗總線設計、低功耗存儲系統設計、低功耗時鐘網絡設計、開發系統的休息模式、時鐘門控等技術;從芯片的行為級(RTL)角度考慮,有信號門控、預前計算、操作數分離、狀態機優化、并行和流水結構等技術;從芯片的門級(gate)角度考慮,有緩沖插入、提取因子、單元縮放、管腳交換、相位配置等技術[4]。從越高的抽象層次去考慮功耗問題,芯片功耗優化的幅度就越顯著。 

本文所提出的基于動態配置時鐘的SoC低功耗管理是從芯片的系統級角度考慮的。在zui后的實驗中,它非常明顯地降低了整個芯片的功耗。 

1 動態配置時鐘的SoC低功耗管理原理 

基于微處理器應用的SoC設計,其復雜程度變化很大:在一些應用中可能需要用到所有的硬件資源,但是在其它的一些應用中可能只需要用到其中一部分硬件資源;在一些應用中可能需要很高的工作頻率,而在其它的一些應用中卻可以大大降低工作頻率。動態管理SoC系統時鐘的思想就是:不僅動態地管理SoC內部模塊的時鐘源供給,還可以動態地配置SoC系統的時鐘頻率。 

動態地管理SoC內部模塊的時鐘源供給就是,根據不同的應用,管理SoC內部的硬件資源。簡而言之,就是進行內部模塊的開和關的操作。關閉單個模塊,可以通過對每個模塊設置一個使能位,然后對這個使能位編程做到關閉或打開那個模塊。但這樣做不是*的,原因有二:其一,每個模塊的接口部分必須是始終打開的,否則,CPU核無法隨時對它的內部寄存器進行編程;其二,通過模塊使能位只是關閉了它的功能操作,而并沒有把它模塊內的時鐘樹關閉掉,也就是說它里面的時鐘樹依然處于激活狀態,而時鐘樹所造成的功耗占單個模塊功耗的很大一部分。其實大多數模塊都是同步系統,系統的所有操作都是在時鐘信號的節拍下進行的[5],關閉時鐘源能同時達到關閉模塊和降低功耗的目的。 

動態地配置SoC系統的時鐘頻率則是以不犧牲系統的性能為前提,動態地管理系統的工作頻率來降低SoC的功耗。時鐘頻率是影響動態功耗的重要因素:[3]。它的工作頻率越高,功耗也就越大。但在很多時候,所有的模塊并不是工作在同一時鐘頻率,或者同一個模塊在不同的時段可以工作在不同的時鐘頻率。這些就是動態地配置SoC系統的時鐘頻率的前提

收藏該商鋪

登錄 后再收藏

提示

您的留言已提交成功!我們將在第一時間回復您~
二維碼 意見反饋
在線留言
主站蜘蛛池模板: 蒙山县| 新干县| 从江县| 桐乡市| 长海县| 宁波市| 察雅县| 扎赉特旗| 石嘴山市| 敦煌市| 即墨市| 留坝县| 建始县| 海口市| 张掖市| 民丰县| 大宁县| 渭南市| 阳泉市| 汤阴县| 郴州市| 澄城县| 逊克县| 织金县| 紫金县| 德令哈市| 和硕县| 宝兴县| 大邑县| 崇左市| 新民市| 徐水县| 虞城县| 宜昌市| 巴林左旗| 辽阳市| 阿城市| 山西省| 庐江县| 陵川县| 郧西县|